Tugas Pendahuluan 1
Percobaan 1 Kondisi 2
2. Gambar Rangkaian Simulasi[Kembali]
3. Video Simulasi[Kembali]
Buatlah rangkaian J-K flip flop dan D flip flop seperti pada gambar pada percobaan dengan ketentuan input B0=0, B1=1, B2=don’t care, B3=don’t care, B4=0, B5=don’t care, B6=clock
Rangkaian sebelum disimulasikan
| Rangkaian setelah disimulasikan |
Prinsip kerja rangkaian ini adalah memperlihatkan perbedaan cara kerja JK flip-flop dan D flip-flop. Pada JK flip-flop, output Q hanya berubah pada saat terjadi falling edge clock, dengan perilaku ditentukan oleh input J dan K (menahan, set, reset, atau toggle), sementara input SET dan RESET dapat langsung memaksa Q menjadi 1 atau 0 tanpa menunggu clock. Sedangkan pada D flip-flop, output Q akan selalu menyalin nilai input D setiap kali terjadi raising edge clock, sehingga berfungsi sebagai penyimpan data satu bit. Dengan bantuan logic probe, rangkaian ini menunjukkan bahwa flip-flop bekerja sinkron terhadap sinyal clock tertentu dan dapat dikontrol sesuai konfigurasi inputnya.
5. Download File[Kembali]
Download Rangkaian Simulasi [klik disini]
Download Video Simulasi [klik disini]
Download Video Simulasi [klik disini]
Komentar
Posting Komentar